加入星計(jì)劃,您可以享受以下權(quán)益:
物理層(或稱物理層,Physical Layer)是計(jì)算機(jī)網(wǎng)絡(luò)OSI模型中最低的一層。物理層規(guī)定:為傳輸數(shù)據(jù)所需要的物理鏈路創(chuàng)建、維持、拆除,而提供具有機(jī)械的,電子的,功能的和規(guī)范的特性。簡單的說,物理層確保原始的數(shù)據(jù)可在各種物理媒體上傳輸。局域網(wǎng)與廣域網(wǎng)皆屬第1、2層。物理層是OSI的第一層,它雖然處于最底層,卻是整個(gè)開放系統(tǒng)的基礎(chǔ)。物理層為設(shè)備之間的數(shù)據(jù)通信提供傳輸媒體及互連設(shè)備,為數(shù)據(jù)傳輸提供可靠的環(huán)境。如果您想要用盡量少的詞來記住這個(gè)第一層,那就是“信號(hào)和介質(zhì)”。OSI采納了各種現(xiàn)成的協(xié)議,其中有RS-232、RS-449、X.21、V.35、ISDN、以及FDDI、IEEE802.3、IEEE802.4、和IEEE802.5的物理層協(xié)議。
物理層(或稱物理層,Physical Layer)是計(jì)算機(jī)網(wǎng)絡(luò)OSI模型中最低的一層。物理層規(guī)定:為傳輸數(shù)據(jù)所需要的物理鏈路創(chuàng)建、維持、拆除,而提供具有機(jī)械的,電子的,功能的和規(guī)范的特性。簡單的說,物理層確保原始的數(shù)據(jù)可在各種物理媒體上傳輸。局域網(wǎng)與廣域網(wǎng)皆屬第1、2層。物理層是OSI的第一層,它雖然處于最底層,卻是整個(gè)開放系統(tǒng)的基礎(chǔ)。物理層為設(shè)備之間的數(shù)據(jù)通信提供傳輸媒體及互連設(shè)備,為數(shù)據(jù)傳輸提供可靠的環(huán)境。如果您想要用盡量少的詞來記住這個(gè)第一層,那就是“信號(hào)和介質(zhì)”。OSI采納了各種現(xiàn)成的協(xié)議,其中有RS-232、RS-449、X.21、V.35、ISDN、以及FDDI、IEEE802.3、IEEE802.4、和IEEE802.5的物理層協(xié)議。收起
查看更多FPGA verilog
誤碼率測(cè)試儀Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I06實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(三)51單片機(jī) proteus仿真
【I05實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(二)FPGA verilog
調(diào)用DDS IP核輸出正弦波Verilog代碼vivado仿真FPGA CPU
處理器CPU設(shè)計(jì)Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I04實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(一)51單片機(jī) proteus仿真
【I02實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(二)開關(guān)電源 AC-DC電源轉(zhuǎn)換器
DER-622:雙線(單火線)、寬范圍、非隔離反激、藍(lán)牙墻壁開關(guān)FPGA verilog
BCD碼計(jì)數(shù)器Verilog代碼vivado仿真FPGA 數(shù)碼管
自動(dòng)售貨機(jī)Verilog代碼vivado ego1開發(fā)板51單片機(jī) proteus仿真
【I01實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(一)51單片機(jī) proteus仿真
【H06實(shí)物】基于51單片機(jī)的溫濕度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(二)紅外遙控 stc單片機(jī)
定時(shí)器+外部中斷實(shí)現(xiàn)NEC紅外線協(xié)議解碼51單片機(jī) proteus仿真
基于51單片機(jī)的頻率發(fā)生器【矩陣鍵盤,數(shù)碼管】(仿真)51單片機(jī) proteus仿真
【H04實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(二)51單片機(jī) proteus仿真
【H03實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(一)MCU led驅(qū)動(dòng)
基于AX8F83XX 系列觸控MCU的觸摸滑條方案FPGA verilog
序列發(fā)生器Verilog代碼vivado ARTIX-7開發(fā)板FPGA 數(shù)碼管
洗衣機(jī)控制器設(shè)計(jì)Verilog代碼vivado Nexys4開發(fā)板開關(guān)電源 電源管理
40V的SL3061,內(nèi)置MOS,電流能力2.5A,可以替代芯龍XL1509GPU 核心板
MT6765平臺(tái)規(guī)格參數(shù)介紹_MTK6765聯(lián)發(fā)科安卓核心板FPGA 數(shù)碼管
出租車自動(dòng)計(jì)費(fèi)器設(shè)計(jì)Verilog代碼vivado Nexys4開發(fā)板51單片機(jī) proteus仿真
【H01實(shí)物】基于51單片機(jī)的超聲波測(cè)距系統(tǒng)設(shè)計(jì)51單片機(jī) proteus仿真
【G07實(shí)物】基于51單片機(jī)的智能1602溫控風(fēng)扇設(shè)計(jì)FPGA 數(shù)碼管
60進(jìn)制遞減計(jì)數(shù)器Verilog代碼vivado ego1開發(fā)板FPGA 數(shù)碼管
60秒倒計(jì)時(shí)器Verilog代碼vivado ego1開發(fā)板51單片機(jī) proteus仿真
【G06實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(六)51單片機(jī) proteus仿真
【G05實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(五)開關(guān)電源 電源管理
DER-547:275W PFC前端,使用HiperPFS-4 PFS7627H電源芯片FPGA verilog
任意整數(shù)分頻器設(shè)計(jì)Verilog代碼vivado ego1開發(fā)板