加入星計(jì)劃,您可以享受以下權(quán)益:
全息技術(shù)第一步是利用干涉原理記錄物體光波信息,即拍攝過程:被拍攝物體在激光輻照下形成漫射式的物光束;另一部分激光作為參考光束射到全息底片上,和物光束疊加產(chǎn)生干涉,把物體光波上各點(diǎn)的位相和振幅轉(zhuǎn)換成在空間上變化的強(qiáng)度,從而利用干涉條紋間的反差和間隔將物體光波的全部信息記錄下來。記錄著干涉條紋的底片經(jīng)過顯影、定影等處理程序后,便成為一張全息圖,或稱全息照片;其第二步是利用衍射原理再現(xiàn)物體光波信息,這是成象過程:全息圖猶如一個(gè)復(fù)雜的光柵,在相干激光照射下,一張線性記錄的正弦型全息圖的衍射光波一般可給出兩個(gè)象,即原始象(又稱初始象)和共軛象。再現(xiàn)的圖像立體感強(qiáng),具有真實(shí)的視覺效應(yīng)。全息圖的每一部分都記錄了物體上各點(diǎn)的光信息,故原則上它的每一部分都能再現(xiàn)原物的整個(gè)圖像,通過多次曝光還可以在同一張底片上記錄多個(gè)不同的圖像,而且能互不干擾地分別顯示出來。
全息技術(shù)第一步是利用干涉原理記錄物體光波信息,即拍攝過程:被拍攝物體在激光輻照下形成漫射式的物光束;另一部分激光作為參考光束射到全息底片上,和物光束疊加產(chǎn)生干涉,把物體光波上各點(diǎn)的位相和振幅轉(zhuǎn)換成在空間上變化的強(qiáng)度,從而利用干涉條紋間的反差和間隔將物體光波的全部信息記錄下來。記錄著干涉條紋的底片經(jīng)過顯影、定影等處理程序后,便成為一張全息圖,或稱全息照片;其第二步是利用衍射原理再現(xiàn)物體光波信息,這是成象過程:全息圖猶如一個(gè)復(fù)雜的光柵,在相干激光照射下,一張線性記錄的正弦型全息圖的衍射光波一般可給出兩個(gè)象,即原始象(又稱初始象)和共軛象。再現(xiàn)的圖像立體感強(qiáng),具有真實(shí)的視覺效應(yīng)。全息圖的每一部分都記錄了物體上各點(diǎn)的光信息,故原則上它的每一部分都能再現(xiàn)原物的整個(gè)圖像,通過多次曝光還可以在同一張底片上記錄多個(gè)不同的圖像,而且能互不干擾地分別顯示出來。收起
查看更多usb 藍(lán)牙
BLE/UART/USB三向透傳方案-實(shí)現(xiàn)藍(lán)牙、串口和USB接口數(shù)據(jù)的三向互通傳輸核心板 安卓系統(tǒng)
MT8768/MTK8768性能參數(shù)_聯(lián)發(fā)科MTK安卓核心板模塊定制開發(fā)GPU 核心板
MT8766/MTK8766安卓核心板性能參數(shù)_安卓智能模塊開發(fā)方案商FPGA verilog
誤碼率測試儀Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I06實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(三)51單片機(jī) proteus仿真
【I05實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(二)FPGA verilog
調(diào)用DDS IP核輸出正弦波Verilog代碼vivado仿真FPGA CPU
處理器CPU設(shè)計(jì)Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I04實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(一)51單片機(jī) proteus仿真
【I02實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(二)開關(guān)電源 AC-DC電源轉(zhuǎn)換器
DER-622:雙線(單火線)、寬范圍、非隔離反激、藍(lán)牙墻壁開關(guān)FPGA verilog
BCD碼計(jì)數(shù)器Verilog代碼vivado仿真FPGA 數(shù)碼管
自動售貨機(jī)Verilog代碼vivado ego1開發(fā)板51單片機(jī) proteus仿真
【I01實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(一)51單片機(jī) proteus仿真
【H06實(shí)物】基于51單片機(jī)的溫濕度補(bǔ)償?shù)某暡y距系統(tǒng)設(shè)計(jì)(二)紅外遙控 stc單片機(jī)
定時(shí)器+外部中斷實(shí)現(xiàn)NEC紅外線協(xié)議解碼51單片機(jī) proteus仿真
基于51單片機(jī)的頻率發(fā)生器【矩陣鍵盤,數(shù)碼管】(仿真)51單片機(jī) proteus仿真
【H04實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y距系統(tǒng)設(shè)計(jì)(二)51單片機(jī) proteus仿真
【H03實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y距系統(tǒng)設(shè)計(jì)(一)MCU led驅(qū)動
基于AX8F83XX 系列觸控MCU的觸摸滑條方案FPGA verilog
序列發(fā)生器Verilog代碼vivado ARTIX-7開發(fā)板FPGA 數(shù)碼管
洗衣機(jī)控制器設(shè)計(jì)Verilog代碼vivado Nexys4開發(fā)板開關(guān)電源 電源管理
40V的SL3061,內(nèi)置MOS,電流能力2.5A,可以替代芯龍XL1509GPU 核心板
MT6765平臺規(guī)格參數(shù)介紹_MTK6765聯(lián)發(fā)科安卓核心板FPGA 數(shù)碼管
出租車自動計(jì)費(fèi)器設(shè)計(jì)Verilog代碼vivado Nexys4開發(fā)板51單片機(jī) proteus仿真
【H01實(shí)物】基于51單片機(jī)的超聲波測距系統(tǒng)設(shè)計(jì)51單片機(jī) proteus仿真
【G07實(shí)物】基于51單片機(jī)的智能1602溫控風(fēng)扇設(shè)計(jì)FPGA 數(shù)碼管
60進(jìn)制遞減計(jì)數(shù)器Verilog代碼vivado ego1開發(fā)板FPGA 數(shù)碼管
60秒倒計(jì)時(shí)器Verilog代碼vivado ego1開發(fā)板51單片機(jī) proteus仿真
【G06實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(六)