加入星計(jì)劃,您可以享受以下權(quán)益:
虛擬現(xiàn)實(shí)技術(shù)(簡(jiǎn)稱VR),又稱虛擬環(huán)境、靈境或人工環(huán)境,是指利用計(jì)算機(jī)生成一種可對(duì)參與者直接施加視覺、聽覺和觸覺感受,并允許其交互地觀察和操作的虛擬世界的技術(shù)。虛擬現(xiàn)實(shí)起源于1965年美國Ivan sutherland在IFIP會(huì)議上發(fā)表的題為“The ultimate Display”(終極的顯示)的論文。論文中提出,人們可以把顯示屏當(dāng)作“一個(gè)通過它觀看虛擬世界的窗口”,以此開創(chuàng)了研究虛擬現(xiàn)實(shí)的先河。1968年Ivan sutherland研究成功頭盔顯示裝置和頭部及手部跟蹤器。由于技術(shù)上的原因,20世紀(jì)80年代以前,VR技術(shù)發(fā)展緩慢,直到80年代后期信息處理技術(shù)的飛速發(fā)展促進(jìn)了VR技術(shù)的進(jìn)步。90年代初國際上出現(xiàn)了VR技術(shù)的熱潮,VR技術(shù)開始成為獨(dú)立研究開發(fā)的領(lǐng)域。VR系統(tǒng)的基本特征是三個(gè)“I”:沉浸(Immersion)、交 互 (Interaction) 和 想 象(Imagina
虛擬現(xiàn)實(shí)技術(shù)(簡(jiǎn)稱VR),又稱虛擬環(huán)境、靈境或人工環(huán)境,是指利用計(jì)算機(jī)生成一種可對(duì)參與者直接施加視覺、聽覺和觸覺感受,并允許其交互地觀察和操作的虛擬世界的技術(shù)。虛擬現(xiàn)實(shí)起源于1965年美國Ivan sutherland在IFIP會(huì)議上發(fā)表的題為“The ultimate Display”(終極的顯示)的論文。論文中提出,人們可以把顯示屏當(dāng)作“一個(gè)通過它觀看虛擬世界的窗口”,以此開創(chuàng)了研究虛擬現(xiàn)實(shí)的先河。1968年Ivan sutherland研究成功頭盔顯示裝置和頭部及手部跟蹤器。由于技術(shù)上的原因,20世紀(jì)80年代以前,VR技術(shù)發(fā)展緩慢,直到80年代后期信息處理技術(shù)的飛速發(fā)展促進(jìn)了VR技術(shù)的進(jìn)步。90年代初國際上出現(xiàn)了VR技術(shù)的熱潮,VR技術(shù)開始成為獨(dú)立研究開發(fā)的領(lǐng)域。VR系統(tǒng)的基本特征是三個(gè)“I”:沉浸(Immersion)、交 互 (Interaction) 和 想 象(Imagina收起
查看更多核心板 安卓系統(tǒng)
MT8768/MTK8768性能參數(shù)_聯(lián)發(fā)科MTK安卓核心板模塊定制開發(fā)GPU 核心板
MT8766/MTK8766安卓核心板性能參數(shù)_安卓智能模塊開發(fā)方案商FPGA verilog
誤碼率測(cè)試儀Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I06實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(三)51單片機(jī) proteus仿真
【I05實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(二)FPGA verilog
調(diào)用DDS IP核輸出正弦波Verilog代碼vivado仿真FPGA CPU
處理器CPU設(shè)計(jì)Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I04實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(一)51單片機(jī) proteus仿真
【I02實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(二)開關(guān)電源 AC-DC電源轉(zhuǎn)換器
DER-622:雙線(單火線)、寬范圍、非隔離反激、藍(lán)牙墻壁開關(guān)FPGA verilog
BCD碼計(jì)數(shù)器Verilog代碼vivado仿真FPGA 數(shù)碼管
自動(dòng)售貨機(jī)Verilog代碼vivado ego1開發(fā)板51單片機(jī) proteus仿真
【I01實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(一)51單片機(jī) proteus仿真
【H06實(shí)物】基于51單片機(jī)的溫濕度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(二)紅外遙控 stc單片機(jī)
定時(shí)器+外部中斷實(shí)現(xiàn)NEC紅外線協(xié)議解碼51單片機(jī) proteus仿真
基于51單片機(jī)的頻率發(fā)生器【矩陣鍵盤,數(shù)碼管】(仿真)51單片機(jī) proteus仿真
【H04實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(二)51單片機(jī) proteus仿真
【H03實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(一)MCU led驅(qū)動(dòng)
基于AX8F83XX 系列觸控MCU的觸摸滑條方案FPGA verilog
序列發(fā)生器Verilog代碼vivado ARTIX-7開發(fā)板FPGA 數(shù)碼管
洗衣機(jī)控制器設(shè)計(jì)Verilog代碼vivado Nexys4開發(fā)板開關(guān)電源 電源管理
40V的SL3061,內(nèi)置MOS,電流能力2.5A,可以替代芯龍XL1509GPU 核心板
MT6765平臺(tái)規(guī)格參數(shù)介紹_MTK6765聯(lián)發(fā)科安卓核心板FPGA 數(shù)碼管
出租車自動(dòng)計(jì)費(fèi)器設(shè)計(jì)Verilog代碼vivado Nexys4開發(fā)板51單片機(jī) proteus仿真
【H01實(shí)物】基于51單片機(jī)的超聲波測(cè)距系統(tǒng)設(shè)計(jì)51單片機(jī) proteus仿真
【G07實(shí)物】基于51單片機(jī)的智能1602溫控風(fēng)扇設(shè)計(jì)FPGA 數(shù)碼管
60進(jìn)制遞減計(jì)數(shù)器Verilog代碼vivado ego1開發(fā)板FPGA 數(shù)碼管
60秒倒計(jì)時(shí)器Verilog代碼vivado ego1開發(fā)板51單片機(jī) proteus仿真
【G06實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(六)51單片機(jī) proteus仿真
【G05實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(五)