LVDS

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

LVDS(Low-Voltage Differential Signaling)低電壓差分信號,是一種低功耗、低誤碼率、低串?dāng)_和低輻射的差分信號技術(shù),這種傳輸技術(shù)可以達(dá)到155Mbps以上,LVDS技術(shù)的核心是采用極低的電壓擺幅高速差動傳輸數(shù)據(jù),可以實現(xiàn)點(diǎn)對點(diǎn)或一點(diǎn)對多點(diǎn)的連接,其傳輸介質(zhì)可以是銅質(zhì)的PCB連線,也可以是平衡電纜。

LVDS(Low-Voltage Differential Signaling)低電壓差分信號,是一種低功耗、低誤碼率、低串?dāng)_和低輻射的差分信號技術(shù),這種傳輸技術(shù)可以達(dá)到155Mbps以上,LVDS技術(shù)的核心是采用極低的電壓擺幅高速差動傳輸數(shù)據(jù),可以實現(xiàn)點(diǎn)對點(diǎn)或一點(diǎn)對多點(diǎn)的連接,其傳輸介質(zhì)可以是銅質(zhì)的PCB連線,也可以是平衡電纜。收起

查看更多

電路方案

查看更多

設(shè)計資料

查看更多
  • MS21147四路差分線驅(qū)動器可P2P兼容SN65MLVD047
    MS21147T 是一款 4 通道 LVDS 差分線纜驅(qū)動器,滿足多點(diǎn)低壓差分信號(MLVDS)的幅度特性。每一個電流模式驅(qū)動器為外部100Ω 的差分負(fù)載提供 600mV 差分輸出電壓??蒔in to Pin兼容SN65MLVD047。 MS21147T 的應(yīng)用是通過約 100Ω 的受控阻抗介質(zhì)進(jìn)行點(diǎn)對點(diǎn)和多點(diǎn)基帶數(shù)據(jù)傳輸。傳輸介質(zhì)可以是印刷電路板走線,背板或電纜。數(shù)據(jù)傳輸?shù)淖罱K速率和距離取決于介
    567
    06/09 16:05
  • 思特威推出首顆醫(yī)療應(yīng)用200萬像素CMOS圖像傳感器
    思特威(上海)電子科技股份有限公司(股票簡稱:思特威,股票代碼:688213)近日宣布,全新推出2MP超小尺寸醫(yī)療應(yīng)用CMOS圖像傳感器——SC1400ME。此款新品基于思特威先進(jìn)的SmartClarity?-3技術(shù)平臺打造,搭載了思特威專利SFCPixel?技術(shù),具備高色彩還原度、高感度、低噪聲、低功耗等多項性能優(yōu)勢,能夠為醫(yī)療內(nèi)窺鏡攝像頭帶來清晰穩(wěn)定的高質(zhì)量彩色影像。SC1400ME封裝尺寸僅
    思特威推出首顆醫(yī)療應(yīng)用200萬像素CMOS圖像傳感器
  • 一文講透串行通信---LVDS基礎(chǔ)
    LVDS 代表低壓差分信號,由 TIA/EIA-644 標(biāo)準(zhǔn)定義。它僅屬于物理層,這意味著它純粹是電氣層面的,沒有用于傳輸數(shù)據(jù)的協(xié)議。我們只需觀察其架構(gòu)就能明白這一點(diǎn)。
    一文講透串行通信---LVDS基礎(chǔ)
  • 差分晶振-LVPECL到LVDS的連接
    LVPECL電平的差分?jǐn)[幅較大(典型值約800mV),共模電壓較高(約1.3V-1.9V),需外部端接電阻匹配;而LVDS差分?jǐn)[幅較?。?50mV),共模電壓較低(約1.2V),且LVDS接收端內(nèi)置端接電阻?。
    差分晶振-LVPECL到LVDS的連接
  • LVDS分離器簡化高速信號分配
    隨著微處理器、DSP和數(shù)字ASIC時鐘頻率的提高,背板信號的通信速率也在不斷提高。較快的時鐘速率使得基于TTL的單端信號的弱點(diǎn)越來越突出,主要表現(xiàn)在:功耗增大、抖動(導(dǎo)致誤碼)、高電平輻射、傳輸線效應(yīng)(如阻抗失配和串?dāng)_)、電源去耦難度增大以及其它一些問題。盡管一般認(rèn)為利用該技術(shù)速率能夠保持在50MHz以上,但是,上述問題迫使設(shè)計人員尋求更為有效的解決方案。
    LVDS分離器簡化高速信號分配