CXL

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論
  • 大廠們又看到了一個(gè)新機(jī)會(huì):CXL
    前幾天寫(xiě)了一個(gè)關(guān)于新協(xié)議技術(shù)的文章,大家反響不錯(cuò),那今天再寫(xiě)一個(gè)新協(xié)議。協(xié)議技術(shù)的本質(zhì),其實(shí)是翻譯。舉一個(gè)極端情況,如果所有設(shè)備都說(shuō)同樣的「語(yǔ)言」,那就壓根不需要這么多復(fù)雜的協(xié)議了。從這個(gè)角度來(lái)看,對(duì)協(xié)議的定義,其實(shí)是對(duì)話語(yǔ)權(quán)的定義。
    1903
    06/17 11:20
    CXL
    大廠們又看到了一個(gè)新機(jī)會(huì):CXL
  • CXL協(xié)議——總體架構(gòu)介紹
    CXL的全稱是Compute Express Link,是一種在PCIe物理層上構(gòu)建的緩存一致性系統(tǒng)。2019年3月,英特爾牽頭頒布了CXL開(kāi)放互連技術(shù)和CXL 1.0規(guī)范,旨在解決數(shù)據(jù)中心內(nèi)存擴(kuò)展和性能瓶頸問(wèn)題。CXL現(xiàn)在已經(jīng)有幾十家的會(huì)員,目前CXL協(xié)議的版本有1.0/1.1、2.0和3.0/3.1,CXL官網(wǎng)為https://www.computeexpresslink.org/ 。
    CXL協(xié)議——總體架構(gòu)介紹
  • CXL 高速互聯(lián):破解 AI 時(shí)代“內(nèi)存墻”新途徑,你知道多少!
    緊跟技術(shù)熱點(diǎn)和行業(yè)方向,很多芯片設(shè)計(jì)大廠都在招聘高速互聯(lián),Link,片間互聯(lián)等技術(shù)人才,這篇文章簡(jiǎn)單介紹一下CXL技術(shù)。
    2450
    02/07 11:08
    CXL 高速互聯(lián):破解 AI 時(shí)代“內(nèi)存墻”新途徑,你知道多少!
  • CXL破繭而出,存儲(chǔ)大廠成資深玩家
    曾幾何時(shí),數(shù)據(jù)如同洶涌的潮水,以指數(shù)級(jí)的速度在我們的數(shù)字世界里泛濫。從巨型數(shù)據(jù)中心到小小的個(gè)人電腦,都被卷入了這場(chǎng)數(shù)據(jù)洪流之中....此時(shí),數(shù)據(jù)的心臟“芯片”,演繹著一輪又一輪技術(shù)之戰(zhàn)。本文的主角CXL高速互聯(lián)技術(shù),正是從這片“混亂”的數(shù)據(jù)海洋中,開(kāi)辟出一條嶄新的航道,使得不同類(lèi)型的芯片可以實(shí)現(xiàn)更加緊密地協(xié)同工作,從而成為推動(dòng)計(jì)算領(lǐng)域變革的關(guān)鍵力量。
    CXL破繭而出,存儲(chǔ)大廠成資深玩家
  • 2024年,CXL 2.0加速到來(lái)
    數(shù)據(jù)處理的增加、虛擬化的廣泛使用以及內(nèi)存中計(jì)算的增加,使得服務(wù)器對(duì)CPU附加內(nèi)存的需求呈指數(shù)級(jí)增長(zhǎng)。人工智能、機(jī)器學(xué)習(xí)、大數(shù)據(jù)和分析等現(xiàn)代工作負(fù)載加劇了數(shù)據(jù)中心管理人員面臨的內(nèi)存挑戰(zhàn)。訓(xùn)練大型語(yǔ)言模型(LLM),如GPT-4、Llama 2和PaLM 2需要大的內(nèi)存容量和計(jì)算能力。
    2024年,CXL 2.0加速到來(lái)
  • FPGA巨頭自適應(yīng)SoC加速水平再創(chuàng)新高,三大創(chuàng)新突破
    AMD推出第二代Versal Premium系列自適應(yīng)SoC,旨在面向各種工作負(fù)載提供最高水平系統(tǒng)加速。這是FPGA行業(yè)首款在硬IP中采用CXL 3.1、PCIe Gen6并支持LPDDR5存儲(chǔ)器的器件。
  • 新品發(fā)布 | 研華新一代CXL 2.0內(nèi)存,數(shù)據(jù)中心效率大革新!
    研華科技宣布推出新一代SQRAM CXL 2.0 Type 3 內(nèi)存模塊。Compute Express Link (CXL) 2.0 是內(nèi)存技術(shù)的下一代進(jìn)化產(chǎn)品,可通過(guò)高速、低延遲的互連實(shí)現(xiàn)內(nèi)存擴(kuò)展和加速,滿足大型 AI 訓(xùn)練和高性能計(jì)算集群的需求。 CXL 2.0 建立在 CXL 規(guī)范的基礎(chǔ)上,引入了內(nèi)存共享和擴(kuò)展等高級(jí)功能,使異構(gòu)計(jì)算環(huán)境中的資源利用效率更高,在當(dāng)今高性能計(jì)算領(lǐng)域引起了廣泛關(guān)
    新品發(fā)布 | 研華新一代CXL 2.0內(nèi)存,數(shù)據(jù)中心效率大革新!
  • 打造異構(gòu)計(jì)算新標(biāo)桿!國(guó)數(shù)集聯(lián)發(fā)布首款CXL混合資源池參考設(shè)計(jì)
    領(lǐng)先的高速互聯(lián)芯片及方案設(shè)計(jì)廠商國(guó)數(shù)集聯(lián)發(fā)布業(yè)界首創(chuàng)的CXL混合資源池(Compute Express Link Hybrid Resource Pool ,以下簡(jiǎn)稱“CHRP”)參考設(shè)計(jì)。該參考設(shè)計(jì)是首個(gè)支持異構(gòu)計(jì)算架構(gòu)的CXL硬件設(shè)備,標(biāo)志著CXL技術(shù)在數(shù)據(jù)中心領(lǐng)域迎來(lái)異構(gòu)計(jì)算新階段。 國(guó)數(shù)集聯(lián)基于FPGA與自主研發(fā)的CXL協(xié)議IP的先進(jìn)特性,可實(shí)現(xiàn)CPU、GPU、DDR、SSD、FPGA等多
    打造異構(gòu)計(jì)算新標(biāo)桿!國(guó)數(shù)集聯(lián)發(fā)布首款CXL混合資源池參考設(shè)計(jì)
  • 國(guó)數(shù)集聯(lián)發(fā)布業(yè)界首款CXL多級(jí)網(wǎng)絡(luò)交換機(jī),IB時(shí)代的顛覆者!
    領(lǐng)先的高速互聯(lián)芯片及方案設(shè)計(jì)廠商國(guó)數(shù)集聯(lián)基于自主研發(fā)的CXL?(?Compute Express Link?)協(xié)議?IP,成功研發(fā)了業(yè)界第一款CXL多級(jí)網(wǎng)絡(luò)交換機(jī)(CXL Multi-level Networking Switch, 以下簡(jiǎn)稱“CMNS”)參考設(shè)計(jì)。 CMNS無(wú)需外部網(wǎng)卡或光模塊即可實(shí)現(xiàn)機(jī)柜內(nèi)或相鄰機(jī)柜的網(wǎng)絡(luò)互聯(lián),提供超低延時(shí)和超低成本的高性能網(wǎng)絡(luò),適用于集群資源擴(kuò)展、高性能并行計(jì)
    國(guó)數(shù)集聯(lián)發(fā)布業(yè)界首款CXL多級(jí)網(wǎng)絡(luò)交換機(jī),IB時(shí)代的顛覆者!

正在努力加載...