加入星計劃,您可以享受以下權(quán)益:
電容式觸摸屏技術(shù)是利用人體的電流感應(yīng)進行工作的。電容式觸摸屏是一塊四層復(fù)合玻璃屏,玻璃屏的內(nèi)表面和夾層各涂有一層ITO,最外層是一薄層矽土玻璃保護層,夾層ITO涂層作為工作面,四個角上引出四個電極,內(nèi)層ITO為屏蔽層以保證良好的工作環(huán)境。 當(dāng)手指觸摸在金屬層上時,由于人體電場,用戶和觸摸屏表面形成以一個耦合電容,對于高頻電流來說,電容是直接導(dǎo)體,于是手指從接觸點吸走一個很小的電流。這個電流分別從觸摸屏的四角上的電極中流出,并且流經(jīng)這四個電極的電流與手指到四角的距離成正比,控制器通過對這四個電流比例的精確計算,得出觸摸點的位置。
電容式觸摸屏技術(shù)是利用人體的電流感應(yīng)進行工作的。電容式觸摸屏是一塊四層復(fù)合玻璃屏,玻璃屏的內(nèi)表面和夾層各涂有一層ITO,最外層是一薄層矽土玻璃保護層,夾層ITO涂層作為工作面,四個角上引出四個電極,內(nèi)層ITO為屏蔽層以保證良好的工作環(huán)境。 當(dāng)手指觸摸在金屬層上時,由于人體電場,用戶和觸摸屏表面形成以一個耦合電容,對于高頻電流來說,電容是直接導(dǎo)體,于是手指從接觸點吸走一個很小的電流。這個電流分別從觸摸屏的四角上的電極中流出,并且流經(jīng)這四個電極的電流與手指到四角的距離成正比,控制器通過對這四個電流比例的精確計算,得出觸摸點的位置。收起
查看更多開關(guān)電源 電源管理
DCDC SL3037B 降壓恒壓 消防應(yīng)急燈電源芯片 60V耐壓降壓3.3V電源管理 穩(wěn)壓器
AX7250-CMOS 技術(shù)加持低壓降低靜態(tài)電流的LDO~51單片機 proteus仿真
【K02實物】基于51單片機的秒表計時器設(shè)計(二)51單片機 proteus仿真
【K01實物】基于51單片機的秒表計時器設(shè)計(一)FPGA verilog
序列檢測器Verilog代碼vivado ego1開發(fā)板FPGA 處理器
處理器的存儲器設(shè)計Verilog代碼vivado仿真51單片機 proteus仿真
【J05實物】基于51單片機的12864萬年歷設(shè)計(四)51單片機 proteus仿真
【J04實物】基于51單片機的12864萬年歷設(shè)計(三)開關(guān)電源 電源管理
DER-544:40W雙路輸出電源,使用InnoSwitch3-CE電源管理芯片microLED AR眼鏡
AR眼鏡定制_AR眼鏡芯片|光學(xué)|顯示方案_AR眼鏡主板硬件方案提供商FPGA verilog
LFSR偽隨機序列發(fā)生器Verilog代碼vivado仿真FPGA verilog
時分?jǐn)?shù)據(jù)交換系統(tǒng)Verilog代碼vivado仿真電機保護器 遠程監(jiān)控
EOCR3DE-05DUH和80DUH施耐德保護器核心成功案例分享51單片機 proteus仿真
【J03實物】基于51單片機的12864萬年歷設(shè)計(二)51單片機 proteus仿真
【J02實物】基于51單片機的12864萬年歷設(shè)計(一)51單片機 proteus仿真
基于51單片機的賽跑計時【4人,LCD1602】(仿真)物聯(lián)網(wǎng) stm32
基于STM32設(shè)計的智能遠程孵化系統(tǒng)51單片機 proteus仿真
【J01實物】基于51單片機的1602萬年歷設(shè)計51單片機 proteus仿真
【I08實物】基于51單片機的多功能電子時鐘系統(tǒng)設(shè)計芯片 水位傳感器
非接觸式水位檢測模塊FPGA verilog
DDS波形發(fā)生器Verilog代碼vivado仿真FPGA vivado
超市自動售貨機VHDL代碼vivado ego1開發(fā)板usb 藍牙
BLE/UART/USB三向透傳方案-實現(xiàn)藍牙、串口和USB接口數(shù)據(jù)的三向互通傳輸核心板 安卓系統(tǒng)
MT8768/MTK8768性能參數(shù)_聯(lián)發(fā)科MTK安卓核心板模塊定制開發(fā)GPU 核心板
MT8766/MTK8766安卓核心板性能參數(shù)_安卓智能模塊開發(fā)方案商FPGA verilog
誤碼率測試儀Verilog代碼vivado仿真51單片機 proteus仿真
【I06實物】基于51單片機的數(shù)字電子鐘設(shè)計(三)51單片機 proteus仿真
【I05實物】基于51單片機的數(shù)字電子鐘設(shè)計(二)FPGA verilog
調(diào)用DDS IP核輸出正弦波Verilog代碼vivado仿真FPGA CPU
處理器CPU設(shè)計Verilog代碼vivado仿真