加入星計(jì)劃,您可以享受以下權(quán)益:
對(duì)兩個(gè)或多個(gè)數(shù)據(jù)項(xiàng)進(jìn)行比較,以確定它們是否相等,或確定它們之間的大小關(guān)系及排列順序稱(chēng)為比較。 能夠?qū)崿F(xiàn)這種比較功能的電路或裝置稱(chēng)為比較器。 比較器是將一個(gè)模擬電壓信號(hào)與一個(gè)基準(zhǔn)電壓相比較的電路。比較器的兩路輸入為模擬信號(hào),輸出則為二進(jìn)制信號(hào)0或1,當(dāng)輸入電壓的差值增大或減小且正負(fù)符號(hào)不變時(shí),其輸出保持恒定。
對(duì)兩個(gè)或多個(gè)數(shù)據(jù)項(xiàng)進(jìn)行比較,以確定它們是否相等,或確定它們之間的大小關(guān)系及排列順序稱(chēng)為比較。 能夠?qū)崿F(xiàn)這種比較功能的電路或裝置稱(chēng)為比較器。 比較器是將一個(gè)模擬電壓信號(hào)與一個(gè)基準(zhǔn)電壓相比較的電路。比較器的兩路輸入為模擬信號(hào),輸出則為二進(jìn)制信號(hào)0或1,當(dāng)輸入電壓的差值增大或減小且正負(fù)符號(hào)不變時(shí),其輸出保持恒定。收起
查看更多51單片機(jī) proteus仿真
【I05實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(二)FPGA verilog
調(diào)用DDS IP核輸出正弦波Verilog代碼vivado仿真FPGA CPU
處理器CPU設(shè)計(jì)Verilog代碼vivado仿真51單片機(jī) proteus仿真
【I04實(shí)物】基于51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)(一)51單片機(jī) proteus仿真
【I02實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(二)開(kāi)關(guān)電源 AC-DC電源轉(zhuǎn)換器
DER-622:雙線(單火線)、寬范圍、非隔離反激、藍(lán)牙墻壁開(kāi)關(guān)FPGA verilog
BCD碼計(jì)數(shù)器Verilog代碼vivado仿真FPGA 數(shù)碼管
自動(dòng)售貨機(jī)Verilog代碼vivado ego1開(kāi)發(fā)板51單片機(jī) proteus仿真
【I01實(shí)物】基于51單片機(jī)的電子時(shí)鐘系統(tǒng)設(shè)計(jì)(一)51單片機(jī) proteus仿真
【H06實(shí)物】基于51單片機(jī)的溫濕度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(二)紅外遙控 stc單片機(jī)
定時(shí)器+外部中斷實(shí)現(xiàn)NEC紅外線協(xié)議解碼51單片機(jī) proteus仿真
基于51單片機(jī)的頻率發(fā)生器【矩陣鍵盤(pán),數(shù)碼管】(仿真)51單片機(jī) proteus仿真
【H04實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(二)51單片機(jī) proteus仿真
【H03實(shí)物】基于51單片機(jī)的溫度補(bǔ)償?shù)某暡y(cè)距系統(tǒng)設(shè)計(jì)(一)MCU led驅(qū)動(dòng)
基于AX8F83XX 系列觸控MCU的觸摸滑條方案FPGA verilog
序列發(fā)生器Verilog代碼vivado ARTIX-7開(kāi)發(fā)板FPGA 數(shù)碼管
洗衣機(jī)控制器設(shè)計(jì)Verilog代碼vivado Nexys4開(kāi)發(fā)板開(kāi)關(guān)電源 電源管理
40V的SL3061,內(nèi)置MOS,電流能力2.5A,可以替代芯龍XL1509GPU 核心板
MT6765平臺(tái)規(guī)格參數(shù)介紹_MTK6765聯(lián)發(fā)科安卓核心板FPGA 數(shù)碼管
出租車(chē)自動(dòng)計(jì)費(fèi)器設(shè)計(jì)Verilog代碼vivado Nexys4開(kāi)發(fā)板51單片機(jī) proteus仿真
【H01實(shí)物】基于51單片機(jī)的超聲波測(cè)距系統(tǒng)設(shè)計(jì)51單片機(jī) proteus仿真
【G07實(shí)物】基于51單片機(jī)的智能1602溫控風(fēng)扇設(shè)計(jì)FPGA 數(shù)碼管
60進(jìn)制遞減計(jì)數(shù)器Verilog代碼vivado ego1開(kāi)發(fā)板FPGA 數(shù)碼管
60秒倒計(jì)時(shí)器Verilog代碼vivado ego1開(kāi)發(fā)板51單片機(jī) proteus仿真
【G06實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(六)51單片機(jī) proteus仿真
【G05實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(五)開(kāi)關(guān)電源 電源管理
DER-547:275W PFC前端,使用HiperPFS-4 PFS7627H電源芯片FPGA verilog
任意整數(shù)分頻器設(shè)計(jì)Verilog代碼vivado ego1開(kāi)發(fā)板FPGA 數(shù)碼管
數(shù)字電子鐘Verilog代碼vivado ego1開(kāi)發(fā)板51單片機(jī) proteus仿真
【G04實(shí)物】基于51單片機(jī)的智能溫控風(fēng)扇設(shè)計(jì)(四)