加入星計劃,您可以享受以下權益:
多普勒效應 (Doppler effect) 是為紀念奧地利物理學家及數(shù)學家克里斯琴·約翰·多普勒(Christian Johann Doppler)而命名的,他于1842年首先提出了這一理論。主要內容為物體輻射的波長因為波源和觀測者的相對運動而產(chǎn)生變化。在運動的波源前面,波被壓縮,波長變得較短,頻率變得較高(藍移blue shift);在運動的波源后面時,會產(chǎn)生相反的效應。波長變得較長,頻率變得較低(紅移red shift);波源的速度越高,所產(chǎn)生的效應越大。根據(jù)波紅(或藍)移的程度,可以計算出波源循著觀測方向運動的速度。恒星光譜線的位移顯示恒星循著觀測方向運動的速度,除非波源的速度非常接近光速,否則多普勒位移的程度一般都很小。所有波動現(xiàn)象都存在多普勒效應。
多普勒效應 (Doppler effect) 是為紀念奧地利物理學家及數(shù)學家克里斯琴·約翰·多普勒(Christian Johann Doppler)而命名的,他于1842年首先提出了這一理論。主要內容為物體輻射的波長因為波源和觀測者的相對運動而產(chǎn)生變化。在運動的波源前面,波被壓縮,波長變得較短,頻率變得較高(藍移blue shift);在運動的波源后面時,會產(chǎn)生相反的效應。波長變得較長,頻率變得較低(紅移red shift);波源的速度越高,所產(chǎn)生的效應越大。根據(jù)波紅(或藍)移的程度,可以計算出波源循著觀測方向運動的速度。恒星光譜線的位移顯示恒星循著觀測方向運動的速度,除非波源的速度非常接近光速,否則多普勒位移的程度一般都很小。所有波動現(xiàn)象都存在多普勒效應。收起
查看更多開關電源 電源管理
DCDC SL3037B 降壓恒壓 消防應急燈電源芯片 60V耐壓降壓3.3V電源管理 穩(wěn)壓器
AX7250-CMOS 技術加持低壓降低靜態(tài)電流的LDO~51單片機 proteus仿真
【K02實物】基于51單片機的秒表計時器設計(二)51單片機 proteus仿真
【K01實物】基于51單片機的秒表計時器設計(一)FPGA verilog
序列檢測器Verilog代碼vivado ego1開發(fā)板FPGA 處理器
處理器的存儲器設計Verilog代碼vivado仿真51單片機 proteus仿真
【J05實物】基于51單片機的12864萬年歷設計(四)51單片機 proteus仿真
【J04實物】基于51單片機的12864萬年歷設計(三)開關電源 電源管理
DER-544:40W雙路輸出電源,使用InnoSwitch3-CE電源管理芯片microLED AR眼鏡
AR眼鏡定制_AR眼鏡芯片|光學|顯示方案_AR眼鏡主板硬件方案提供商FPGA verilog
LFSR偽隨機序列發(fā)生器Verilog代碼vivado仿真FPGA verilog
時分數(shù)據(jù)交換系統(tǒng)Verilog代碼vivado仿真電機保護器 遠程監(jiān)控
EOCR3DE-05DUH和80DUH施耐德保護器核心成功案例分享51單片機 proteus仿真
【J03實物】基于51單片機的12864萬年歷設計(二)51單片機 proteus仿真
【J02實物】基于51單片機的12864萬年歷設計(一)51單片機 proteus仿真
基于51單片機的賽跑計時【4人,LCD1602】(仿真)物聯(lián)網(wǎng) stm32
基于STM32設計的智能遠程孵化系統(tǒng)51單片機 proteus仿真
【J01實物】基于51單片機的1602萬年歷設計51單片機 proteus仿真
【I08實物】基于51單片機的多功能電子時鐘系統(tǒng)設計芯片 水位傳感器
非接觸式水位檢測模塊FPGA verilog
DDS波形發(fā)生器Verilog代碼vivado仿真FPGA vivado
超市自動售貨機VHDL代碼vivado ego1開發(fā)板usb 藍牙
BLE/UART/USB三向透傳方案-實現(xiàn)藍牙、串口和USB接口數(shù)據(jù)的三向互通傳輸核心板 安卓系統(tǒng)
MT8768/MTK8768性能參數(shù)_聯(lián)發(fā)科MTK安卓核心板模塊定制開發(fā)GPU 核心板
MT8766/MTK8766安卓核心板性能參數(shù)_安卓智能模塊開發(fā)方案商FPGA verilog
誤碼率測試儀Verilog代碼vivado仿真51單片機 proteus仿真
【I06實物】基于51單片機的數(shù)字電子鐘設計(三)51單片機 proteus仿真
【I05實物】基于51單片機的數(shù)字電子鐘設計(二)FPGA verilog
調用DDS IP核輸出正弦波Verilog代碼vivado仿真FPGA CPU
處理器CPU設計Verilog代碼vivado仿真