課程簡介:
Verilog RTL 編程實踐最大的特點是工程實踐和代碼分析,適合數(shù)字集成電路設(shè)計人員學(xué)習(xí),已達到快速掌握Verilog芯片設(shè)計語言,熟悉邏輯仿真和邏輯綜合技術(shù)的目的。該課程主要講授數(shù)字集成電路設(shè)計中常用的理論和技能,以及芯片設(shè)計中常遇到的仿真和綜合方法。該課程包含多個典型的數(shù)字電路設(shè)計實例:計數(shù)器,存儲器,狀態(tài)機,F(xiàn)IFO,串并轉(zhuǎn)換器等,尤其是數(shù)字電路設(shè)計中PLL設(shè)計應(yīng)用,時序仿真中的延遲反標,可測試性設(shè)計以及功能仿真等實用技術(shù)。
該課程重點在于提高數(shù)字芯片設(shè)計的工程實踐能力,全面掌握Verilog設(shè)計數(shù)字電路的設(shè)計方法。學(xué)習(xí)完該課程可以勝任數(shù)字集成電路設(shè)計工程師的職位。