AD9854內部包括一個具有48位相位累加器、一個可編程時鐘倍頻器、一個反sinc濾波器、兩個12位300MHz DAC,一個高速模擬比較器以及接口邏輯電路。
其主要性能特點如下:
1. 高達300MHz的系統(tǒng)時鐘。
2. 能輸出一般調制信號,FSK,BPSK,PSK,CHIRP,AM等。
3. 100MHz時具有80dB的信噪比。
4. 內部有4*到20*的可編程時鐘倍頻器。
5. 兩個48位頻率控制字寄存器,能夠實現(xiàn)很高的頻率分辨率。
6. 兩個14位相位偏置寄存器,提供初始相位設置。
7. 帶有100MHz的8位并行數(shù)據(jù)傳輸口或10MHz的串行數(shù)據(jù)傳輸口。
AD9854外圍電路設計如截圖:
附件內容包括:
基于AD9854的FPGA測試程序;
基于DDS AD9854產(chǎn)生各種波形;
閱讀全文