logo

logo
  • 點贊
  • 4
  • 分享
免費(fèi)
  • 課程介紹
  • 附件下載
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請入駐 產(chǎn)業(yè)圖譜

Altera MAX 10 FPGA首發(fā)進(jìn)階教程(上)

初級課程
2014/11/28
47
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

課程簡介:

Altera的MAX 10 FPGA 是集成了閃存、ADC、RAM和DSP功能的革命性可編程器件,由此帶來了單芯片、雙配置解決方案。目前為止,非易失FPGA和CPLD只能存儲一個配置鏡像。如果您需要第二個鏡像,那就不得不將其存儲在外部閃存器件中。第一次,MAX 10 FPGA 為您提供了能夠存儲兩個配置鏡像的一片管芯閃存?,F(xiàn)在,您不需要占用空間而且增加成本、降低速度的外部閃存器件了。

在我們深入了解Altera的下一代低成本可編程器件之前,讓我們暫停一會兒,思考一下Altera作為全世界創(chuàng)新領(lǐng)導(dǎo)者所帶給我們的價值。我們?yōu)榭蛻籼峁┝薋PGA業(yè)界最全面的系列器件:MAX品牌的CPLD,包括低成本Cyclone FPGA、中端Arria FPGA和高性能Stratix FPGA在內(nèi)的各種FPGA。我們還提供Enpirion電源調(diào)節(jié)器模組以及FPGA配置器件。

在10M04以及更大的器件中,MAX 10 FPGA配置閃存(CFM)可以存放兩個FPGA鏡像。與需要外部組件進(jìn)行配置的FPGA相比,在FPGA中集成配置閃存縮短了啟動時間,也減小了電路板空間,減少了材料表。而且,采用內(nèi)部配置存儲,由于沒有裸露的配置接口,所以提高了安全性。配置過程在內(nèi)部進(jìn)行配置,因此,黑客很難截獲配置過程。此外,由可信NOR閃存來構(gòu)建CFM。

可編程邏輯一般用作膠合邏輯,連接電路板上的大量數(shù)字邏輯器件,這些器件通常有不同的I/O標(biāo)準(zhǔn)、電壓電平和協(xié)議。這里列出了我們I/O特性的很多優(yōu)勢。MAX 10 FPGA支持多種I/O標(biāo)準(zhǔn)和特性,因此,與其他可編程邏輯方案相比,Altera是最佳選擇。

教程共三部:

中部:www.moore8.com/courses/372

下部:www.moore8.com/courses/373

  • 基于fpga的數(shù)字信號處理(第2版).rar
    下載
    描述:基于fpga的數(shù)字信號處理(第2版).rar

相關(guān)推薦

電子產(chǎn)業(yè)圖譜