• 正文
    • 1.74LS373引腳圖及功能表
    • 2.74LS373的工作原理
    • 3.74LS373邏輯電路真值表
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

74ls373

2024/09/05
32.9萬
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

74LS373是一種集成電路芯片,屬于低功耗SchottkyTTL(Transistor-Transistor Logic)系列。它包含8個(gè)透明的D型鎖存器,每個(gè)鎖存器都帶有輸出極,可以在時(shí)鐘脈沖的邊緣觸發(fā)。該器件主要用于數(shù)字系統(tǒng)中數(shù)據(jù)的暫存、分揀和選擇。

閱讀更多行業(yè)資訊,可移步與非原創(chuàng) ,AI視覺產(chǎn)業(yè)調(diào)研報(bào)告、中國(guó)本土電源管理芯片產(chǎn)業(yè)地圖本土MCU廠商三大維度對(duì)比等產(chǎn)業(yè)分析可查閱。

1.74LS373引腳圖及功能表

引腳編號(hào) 符號(hào) 名稱 描述
1~8 D0~D7 數(shù)據(jù)輸入 用于輸入需要暫存的8位數(shù)據(jù)
11,12,14 OEn, Latch Enable, Output Enable 使能控制端 OEn為高電平時(shí),輸出無效;Latch Enable為高電平時(shí),鎖存器開始工作;Output Enable為低電平時(shí),允許數(shù)據(jù)輸出。
9,10,13,15 GND, Q0~Q7 供電和數(shù)據(jù)輸出 GND是地線,Q0~Q7是存儲(chǔ)在鎖存器中的數(shù)據(jù)的輸出。

2.74LS373的工作原理

74LS373的工作可以分為兩個(gè)部分:數(shù)據(jù)輸入和控制信號(hào)處理。當(dāng)Latch Enable輸入信號(hào)為高電平時(shí),鎖存器開始工作,將輸入的數(shù)據(jù)存儲(chǔ)到相應(yīng)的鎖存器中。當(dāng)Output Enable輸入信號(hào)為低電平時(shí),鎖存器中存儲(chǔ)的數(shù)據(jù)可以輸出到Q0~Q7引腳。同時(shí),若OEn輸入為低電平,則輸出無效。

3.74LS373邏輯電路真值表

以下是74LS373鎖存器的邏輯電路真值表:

Dn LE OE Qn
L H X No change
H H X No change
X X L High impedance
X X H Stored data

X表示邏輯電平不確定,H表示高電平,L表示低電平。

相關(guān)推薦

電子產(chǎn)業(yè)圖譜