NVIDIA 是全球加速計算的領(lǐng)導者。我們正在從根本上改變計算的工作方式以及計算機的功能。
NVIDIA 創(chuàng)始人兼 CEO 黃仁勛曾提到:“NVIDIA 正在重塑計算的未來。我們建立了一種文化,讓人們可以從事一生的工作。我們是一臺不斷學習的機器。項目就是‘統(tǒng)帥’。人人都有發(fā)言權(quán)。”
目前,NVIDIA 正在尋找板級硬件設計工程師、云服務提供商硬件應用工程師和信號和電源完整性工程師加入團隊,共同推動技術(shù)的持續(xù)進化。
板級硬件設計工程師?
NVIDIA 誠聘杰出的板級硬件設計工程師加入我們的團隊。LDE(Lead Design Engineer)作為 NVIDIA 核心硬件設計引擎,我們專注突破板級設計的物理極限,通過革命性的高速信號設計、多模態(tài)電源拓撲及多 GPU 集群互聯(lián)的機架級集成架構(gòu),為 AI 計算、自動駕駛、數(shù)據(jù)中心及圖形領(lǐng)域提供核心算力支持。
LDE 團隊始終以“定義標準,而非追隨標準”為使命,秉持對技術(shù)極致的追求與高度的責任心,從芯片級到系統(tǒng)級全程把控設計細節(jié),為全球合作伙伴交付可量產(chǎn)的尖端產(chǎn)品,并以嚴謹?shù)膽B(tài)度與創(chuàng)新的思維去探索技術(shù)的邊界從而推動計算技術(shù)的未來。
工作內(nèi)容:
負責圍繞 GPU、DPU 和 CPU 設計新產(chǎn)品,涵蓋圖形處理、自動駕駛平臺、服務器和數(shù)據(jù)中心等方向。
全程負責推動設計執(zhí)行的每一個環(huán)節(jié),包括原理圖設計,Layout 檢查, 測試計劃的討論,以及為測試,生產(chǎn)中遇到的各種問題提供最優(yōu)的解決方案。
作為芯片設計、熱設計、機構(gòu)設計、信號完整性(SI)和電磁兼容性(EMC)工程師的主要接口,LDE 需要整體把控產(chǎn)品設計進度和設計品質(zhì),從而在緊張的開發(fā)周期內(nèi)穩(wěn)定地交付高質(zhì)量的產(chǎn)品。
LDE 的另一個職責是研究新功能、電路和架構(gòu),參與行業(yè)標準的制定和討論,并將其應用于下一代產(chǎn)品和平臺的開發(fā)中。
我們希望您具備以下條件:
擁有電子工程學士或碩士學位,以及 3 年以上的硬件電路設計或系統(tǒng)設計經(jīng)驗。
熟悉高速信號設計規(guī)則和電源設計方法。
精通數(shù)字或模擬電路仿真和故障診斷。
具備復雜項目交付能力,從產(chǎn)品定義到大規(guī)模量產(chǎn)。
對電路開發(fā)充滿熱情,具備出色的解決問題的能力。
具備良好的溝通能力和批判性思維。
至少在以下兩個領(lǐng)域有深入的系統(tǒng)體系知識:例如,IB / 以太網(wǎng)交換機、Computer Tray、數(shù)據(jù)中心架構(gòu)開發(fā)、PC、圖形處理、自動駕駛硬件產(chǎn)品開發(fā)。
加分項:
具有高速互連技術(shù)在高速交換機開發(fā)中的經(jīng)驗。
熟練掌握 IB / 以太網(wǎng)交換芯片系統(tǒng)設計與調(diào)試。
具備創(chuàng)新精神,思維敏銳,樂于挑戰(zhàn)技術(shù)極限。
工作地點:深圳
投遞方式:掃描下方二維碼進行投遞
簡歷請附“最難忘的失敗案例”——我們不追求完美,更看重你從失敗中獲得的洞察與成長。
云服務提供商 硬件應用工程師?
Hardware Application Engineer 是 NVIDIA 全球工程團隊與前沿客戶的橋梁,致力于將 NVIDIA 先進的硬件轉(zhuǎn)換為全球數(shù)據(jù)中心客戶的堅實算力底座。同時基于團隊成員從芯片到系統(tǒng)的豐富硬件經(jīng)驗,我們以面向未來的創(chuàng)新思維理解市場需求,轉(zhuǎn)化為復雜的硬件規(guī)劃并同全球工程團隊一起推動實現(xiàn)。
工作內(nèi)容:
支持 NVIDIA 最新的以太網(wǎng)技術(shù)與中國主要云服務提供商的系統(tǒng)集成。
協(xié)助部署新的超級計算機技術(shù)和數(shù)據(jù)中心。
通過了解和滿足客戶需求,建立并維護客戶信任。
與研發(fā)團隊緊密合作,根據(jù)客戶需求開發(fā)和完善產(chǎn)功能。
領(lǐng)導解決復雜且備受關(guān)注的客戶問題。
就產(chǎn)品需求向工程團隊和營銷團隊提供有建設性的反饋意見。
我們希望您具備以下條件:
擁有電子工程或計算機工程專業(yè)學士學位。
具備 5 年以上服務器硬件開發(fā)經(jīng)驗。
豐富的網(wǎng)絡工作經(jīng)驗,尤其熟悉網(wǎng)卡和交換機,了解以太網(wǎng)協(xié)議。
了解服務器拓撲結(jié)構(gòu)、PCIe 協(xié)議、BMC 接口以及安全方面的知識。
擁有網(wǎng)絡端口和 PCIe 端口物理層的相關(guān)經(jīng)驗,包括 SerDes 的調(diào)優(yōu)。
具備解決問題的能力。
能夠使用流利的英語進行溝通和演講。
具備出色的人際交往能力,能夠直接與客戶開展工作。
加分項:
具備獨立工作和項目領(lǐng)導的能力。
熟悉 PCIe 4.0 和 5.0 協(xié)議。
了解高速信號完整性理論及實踐,且擁有使用實驗室設備的經(jīng)驗。
具有腳本或固件開發(fā)的經(jīng)驗。
工作地點:北京、上海、深圳
信號和電源完整性工程師?
NVIDIA Signal Integrity 信號完整性團隊,專注于高性能芯片和高速接口的信號和電源完整性設計和優(yōu)化。通過全鏈路的仿真分析和優(yōu)化,我們確保產(chǎn)品的高性能和高可靠性。我們產(chǎn)品中的高速信號接口如 NVHS/GDDR7,信號速率始終處于業(yè)界領(lǐng)先水平,帶來前所未有的設計挑戰(zhàn)。我們熱愛挑戰(zhàn)設計邊界,追求技術(shù)極致,歡迎你加入我們,共同探索信號完整性領(lǐng)域的極限。
工作內(nèi)容:
推動電路板 / 系統(tǒng)級別的信號完整性(SI)和電源完整性(PI)的需求。
主導電路板 / 系統(tǒng)的 SI 和 PI 設計工作,包括 PCB 的層疊結(jié)構(gòu)/材料選擇、設計指南的實施、布局審查以及布局后的分析。
與架構(gòu)團隊、ASIC 團隊、混合信號團隊、封裝團隊和 PCB 設計團隊緊密合作,設計并確保系統(tǒng) SI/PI 性能在 Gerber 文件輸出前達到預期。同時,與設計驗證團隊密切合作,為 SI 和 PI 方面的故障分析提供支持。
開發(fā)新穎的算法和新方法,以改進 SI 和 PI 的建模工作。
與應用工程團隊協(xié)作,為客戶解答有關(guān) SI 和 PI 方面的問題。
進行?VNA 和 TDR 測量,以支持模型的相關(guān)性驗證工作,增強設計階段的信心。
我們希望您具備以下條件:
擁有電子工程碩士或?qū)W士學位,或同等工作經(jīng)驗。
至少 2 年以上 SI 和 PI 工程師的工作經(jīng)驗。
深入了解電磁學知識,尤其是包括傳輸線理論和過孔特性在內(nèi)的電磁波相關(guān)知識。
熟練使用 HFSS、Sigrity、Hspice 和/或其他仿真工具。
具備使用 Cadence Allegro PCB Designer 和 Constraints Manager 的經(jīng)驗。
了解大批量制造過程中的變化及其對通道信號完整性的影響。
有實驗室測量方面的經(jīng)驗,包括具備使用 VNA 和 TDR 的經(jīng)驗。
對 SI 和 PI 工作充滿熱情。
具備良好的英語書面和口頭表達及人際交往能力。
加分項:
熟悉 NRZ、PAM-4、雙二進制信號方案。
有接觸接口時序預算和系統(tǒng)建模方面的經(jīng)驗。
熟悉高速 I/O 設計理念,包括時鐘生成、發(fā)送器和接收機設計以及均衡方案。
具備 PDN 分析能力,包括模型生成和時域仿真。
擁有使用 Matlab、Python 和 C 語言的經(jīng)驗,并且有過封裝設計方面的相關(guān)經(jīng)歷。
工作地點:深圳
如果您有任何疑問,歡迎發(fā)郵件咨詢:sh-recruitment@nvidia.com