• 正文
    • 01、初始設(shè)計(jì)檢查詳細(xì)介紹
    • 02、時(shí)序基線設(shè)定示例
    • 03、分析建立時(shí)間違例流程
    • 04、解決保持時(shí)間違例的方法
  • 相關(guān)推薦
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

UltraFast 設(shè)計(jì)方法時(shí)序收斂參考指南

02/25 11:15
188
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

《UltraFast 設(shè)計(jì)方法時(shí)序收斂快捷參考指南》提供了以下分步驟流程, 用于根據(jù)《UltraFast設(shè)計(jì)方法指南》( UG949 )中的建議快速完成時(shí)序收斂:

1 初始設(shè)計(jì)檢查:在實(shí)現(xiàn)設(shè)計(jì)前審核資源利用率、邏輯層次和時(shí)序約束。
2 時(shí)序基線設(shè)定:在每個(gè)實(shí)現(xiàn)步驟后檢查并解決時(shí)序違例,從而幫助布線后收斂時(shí)序。
3 時(shí)序違例解決:識(shí)別建立時(shí)間違例或保持時(shí)間違例的根源,并解決時(shí)序違例。

01、初始設(shè)計(jì)檢查詳細(xì)介紹

在賽靈思器件上實(shí)現(xiàn)設(shè)計(jì),是一個(gè)自動(dòng)化程度相當(dāng)高的任務(wù)。但是,要實(shí)現(xiàn)更高的性能、解決時(shí)序或布線違例帶來(lái)的編譯問(wèn)題,則是一項(xiàng)復(fù)雜且耗時(shí)的工作。僅根據(jù)簡(jiǎn)單的日志消息或由工具生成的實(shí)現(xiàn)后時(shí)序報(bào)告,可能難以明確失敗原因。因此,按步驟進(jìn)行設(shè)計(jì)開(kāi)發(fā)和編譯非常必要,其中就包括復(fù)查中間結(jié)果,以確保設(shè)計(jì)能繼續(xù)執(zhí)行下一個(gè)實(shí)現(xiàn)步驟。

第一步是確保所有的初始設(shè)計(jì)檢查都已經(jīng)完成。在下列層次復(fù)查檢查結(jié)果:

??由定制 RTL 構(gòu)成或者由 Vivado HLS 生成的每個(gè)內(nèi)核。注意:檢查目標(biāo)時(shí)鐘頻率約束是否現(xiàn)實(shí)。

??與子系統(tǒng)逐一對(duì)應(yīng)的每個(gè)主要層級(jí),例如有多個(gè)內(nèi)核、IP 塊和連接邏輯的 Vivado IP integrator 模塊框圖。

??包括所有主要功能和層級(jí)、I/O 接口、完整時(shí)鐘電路、物理約束和時(shí)序約束的完整設(shè)計(jì)。

如果設(shè)計(jì)使用布局規(guī)劃約束, 如超級(jí)邏輯區(qū)域( SLR )分配或分配給 Pblock 的邏輯,請(qǐng)復(fù)查每項(xiàng)物理約束的估算的資源利用率,確保符合資源利用率準(zhǔn)則。

初始設(shè)計(jì)檢查流程

02、時(shí)序基線設(shè)定示例

時(shí)序基線設(shè)定的目的是,通過(guò)在每個(gè)實(shí)現(xiàn)步驟后分析和解決時(shí)序問(wèn)題,確保設(shè)計(jì)滿足時(shí)序要求。在編譯流程中,盡早糾正設(shè)計(jì)問(wèn)題和約束問(wèn)題能實(shí)現(xiàn)更高性能,并帶來(lái)更廣泛的影響。通過(guò)創(chuàng)建如下中間報(bào)告,在進(jìn)入下一步前復(fù)查并解決時(shí)序違例:

03、分析建立時(shí)間違例流程

設(shè)計(jì)性能主要由三個(gè)因素決定:一、時(shí)鐘偏差與時(shí)鐘不確定性,主要包括時(shí)鐘如何高效實(shí)現(xiàn);二、邏輯延遲所涉及到每個(gè)時(shí)鐘周期內(nèi)遍歷的邏輯量;三、信號(hào)線延遲或布線延遲,如Vivado 如何高效實(shí)現(xiàn)設(shè)計(jì)的布局布線。

使用時(shí)序路徑或設(shè)計(jì)分析報(bào)告內(nèi)的信息,有助于識(shí)別時(shí)序違例主要由哪些因素引發(fā),以及確定如何迭代提升 QoR。

(提示:如果需要,可在每個(gè)步驟后打開(kāi) DCP 以生成更多報(bào)告,詳細(xì)流程請(qǐng)查看完整版指南。)

04、解決保持時(shí)間違例的方法

避免保持時(shí)間要求為正值

在使用多周期路徑約束放寬建立時(shí)間檢查時(shí),需做到:

調(diào)整同一路徑上的保持時(shí)間檢查,以便在保持時(shí)間分析中使用相同的發(fā)送沿和捕獲沿。否則會(huì)導(dǎo)致保持時(shí)間要求(一個(gè)或多個(gè)時(shí)鐘周期)為正值,無(wú)法實(shí)序收斂。

指定端點(diǎn)管腳, 而不僅僅是單元或時(shí)鐘。例如, 端點(diǎn)單元REGB有三個(gè)輸入管腳:C、EN 和 D。只有 REGB/D 管腳需交由多周期路徑例外來(lái)約束(時(shí)鐘使能(EN)管腳不用),因?yàn)?EN 管腳在每個(gè)時(shí)鐘周期都會(huì)發(fā)生改變。如果將約束連接至單元而不是管腳,那么所有有效的端點(diǎn)管腳(包括 EN 管腳)都在約束的考慮范圍內(nèi)。

在布線前降低 WHS 和 THS

嚴(yán)重的估算保持時(shí)間違例會(huì)增大布線難度, 且并非總能通過(guò)route_design解決。布局后phys_opt_design 命令提供多種保持時(shí)間修復(fù)選項(xiàng):

在時(shí)序元件之間插入反向邊緣觸發(fā)寄存器會(huì)將時(shí)序路徑分為兩條半周期路徑,從而顯著減少保持時(shí)間違例。這種最優(yōu)化只能在不劣化建立時(shí)序的情況下執(zhí)行。

插入 LUT 1 緩沖器會(huì)導(dǎo)致數(shù)據(jù)路徑延遲, 這樣即可減少保持時(shí)間違例,而不會(huì)造成建立時(shí)間違例。

賽靈思

賽靈思

賽靈思(英語(yǔ):Xilinx)是一家位于美國(guó)的可編程邏輯器件的生產(chǎn)商。該公司發(fā)明了現(xiàn)場(chǎng)可編程邏輯門(mén)陣列,并由此成名。賽靈思還是第一個(gè)無(wú)廠半導(dǎo)體公司(Fabless)。28nm時(shí)代,賽靈思提出All Programmable 的概念,從單一的FPGA企業(yè)戰(zhàn)略轉(zhuǎn)型為All Programmable FPGA、 SoC 和 3D IC 的全球領(lǐng)先提供商。且行業(yè)領(lǐng)先的器件與新一代設(shè)計(jì)環(huán)境以及 IP 完美地整合在一起,可滿足客戶對(duì)可編程邏輯乃至可編程系統(tǒng)集成的廣泛需求賽靈思于1984年創(chuàng)建于美國(guó)加利福尼亞州的硅谷,總部位于硅谷核心的圣何塞,并在科羅拉多州、愛(ài)爾蘭、新加坡 印度、中國(guó)、日本擁有分支機(jī)構(gòu)

賽靈思(英語(yǔ):Xilinx)是一家位于美國(guó)的可編程邏輯器件的生產(chǎn)商。該公司發(fā)明了現(xiàn)場(chǎng)可編程邏輯門(mén)陣列,并由此成名。賽靈思還是第一個(gè)無(wú)廠半導(dǎo)體公司(Fabless)。28nm時(shí)代,賽靈思提出All Programmable 的概念,從單一的FPGA企業(yè)戰(zhàn)略轉(zhuǎn)型為All Programmable FPGA、 SoC 和 3D IC 的全球領(lǐng)先提供商。且行業(yè)領(lǐng)先的器件與新一代設(shè)計(jì)環(huán)境以及 IP 完美地整合在一起,可滿足客戶對(duì)可編程邏輯乃至可編程系統(tǒng)集成的廣泛需求賽靈思于1984年創(chuàng)建于美國(guó)加利福尼亞州的硅谷,總部位于硅谷核心的圣何塞,并在科羅拉多州、愛(ài)爾蘭、新加坡 印度、中國(guó)、日本擁有分支機(jī)構(gòu)收起

查看更多

相關(guān)推薦

登錄即可解鎖
  • 海量技術(shù)文章
  • 設(shè)計(jì)資源下載
  • 產(chǎn)業(yè)鏈客戶資源
  • 寫(xiě)文章/發(fā)需求
立即登錄

賽靈思(Xilinx)是 FPGA、可編程 SoC 及 ACAP 的發(fā)明者。旨在為所有需要處理海量數(shù)據(jù),復(fù)雜算法,超低延時(shí)的應(yīng)用提供數(shù)字化加速驅(qū)動(dòng)力,與客戶共同實(shí)現(xiàn)靈活應(yīng)變,萬(wàn)物智能的快速創(chuàng)新。