EDA設(shè)計

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

電路方案

查看更多

設(shè)計資料

查看更多
  • AI浪潮下,群暉如何為芯片產(chǎn)業(yè)筑牢數(shù)據(jù)保險庫
    上海2025年3月13日?/美通社/ --?半導(dǎo)體行業(yè)作為全球科技產(chǎn)業(yè)的核心驅(qū)動力,近年來在復(fù)雜環(huán)境中呈現(xiàn)波動式增長。據(jù)SEMI(國際半導(dǎo)體產(chǎn)業(yè)協(xié)會)數(shù)據(jù)顯示,2023 年全球半導(dǎo)體市場規(guī)模約 5200 億美元,雖受消費電子需求疲軟影響增速放緩,但人工智能、汽車電子等新興領(lǐng)域保持強(qiáng)勁增長。 而半導(dǎo)體企業(yè)在高速發(fā)展中也面臨多重挑戰(zhàn)。數(shù)據(jù)管理方面,半導(dǎo)體制造每天產(chǎn)生數(shù) TB 級工藝參數(shù)、缺陷檢測數(shù)據(jù),
  • 模擬電路與開源EDA工具簡介 - Xschem, Netgen, Ngspice, Magic
    本文討論了模擬電路設(shè)計與開源電子設(shè)計自動化(EDA)工具的結(jié)合,強(qiáng)調(diào)了它們在設(shè)計和仿真過程中的重要作用。模擬電路,如CMOS反相器,是電子學(xué)的基礎(chǔ),需要精確的布局和驗證。像Magic VLSI、Xschem和KLayout這樣的工具為創(chuàng)建和驗證這些電路提供了便捷的解決方案。例如,由PMOS和NMOS晶體管組成的CMOS反相器展示了如何使用這些工具來確保設(shè)計的準(zhǔn)確性和功能性。這些開源工具的集成提升了模擬電路開發(fā)的效率和精度。
  • 干貨!PCB布局&布線九大最全要點~
    使用EDA設(shè)計時,首先進(jìn)行PCB的規(guī)則設(shè)置,一般規(guī)則設(shè)置比較重要的有間距設(shè)置、物理規(guī)則、平面規(guī)則、網(wǎng)絡(luò)設(shè)置。分別展示立創(chuàng)EDA和Allegro的規(guī)則設(shè)置界面。
    干貨!PCB布局&布線九大最全要點~
  • 合見工軟:雙輪驅(qū)動,多維演進(jìn)——國產(chǎn)EDA的進(jìn)階之路
    EDA是集成電路設(shè)計工業(yè)軟件,應(yīng)用于芯片的設(shè)計、制造、封測、封裝等多個環(huán)節(jié),承擔(dān)著電路設(shè)計、電路驗證和性能分析等多項芯片開發(fā)過程中的核心工作,可以說是半導(dǎo)體產(chǎn)業(yè)的根基。作為關(guān)鍵基礎(chǔ)軟件,我國EDA的發(fā)展不僅需要解決關(guān)鍵受限問題,也需要形成技術(shù)優(yōu)勢,從而打造新一代的世界級工業(yè)軟件。 在這些趨勢和機(jī)遇下,國產(chǎn)EDA企業(yè)逐漸嶄露頭角。上海合見工業(yè)軟件集團(tuán)有限公司作為其中的一員,定位于自主創(chuàng)新的高性能工業(yè)
  • 大模型風(fēng)暴“卷”至芯片設(shè)計
    大模型帶來的AI算力風(fēng)暴已經(jīng)蔓延至芯片設(shè)計領(lǐng)域。英偉達(dá)創(chuàng)始人兼首席執(zhí)行官黃仁勛認(rèn)為芯片制造是加速計算和AI計算的“理想應(yīng)用”;AMD首席技術(shù)官Mark Papermaster透露,目前AMD在半導(dǎo)體設(shè)計、測試與驗證階段均已開始應(yīng)用AI,未來計劃在芯片設(shè)計領(lǐng)域更廣泛地使用生成式AI;日本半導(dǎo)體企業(yè)Rapidus社長小池淳義表示,將引進(jìn)人工智能和自動化技術(shù)。
    大模型風(fēng)暴“卷”至芯片設(shè)計