• 資料介紹
    • MCU 設(shè)備掩碼集標(biāo)識(shí)
    • MCU 設(shè)備日期代碼
    • MCU 設(shè)備部件號(hào)前綴
    • ATD
    • BDM
    • BDM
    • CGM
  • 相關(guān)推薦
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

MC68HC12DA128 微控制器單元

02/24 10:33
3171
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

MC68HC12DA128 微控制器單元

MCU 設(shè)備掩碼集標(biāo)識(shí)

掩碼集由一個(gè)由一個(gè)字母、兩個(gè)數(shù)字和一個(gè)字母組成的四字符代碼標(biāo)識(shí),例如 F74B。蒙版組標(biāo)識(shí)代碼的細(xì)微變化可能會(huì)導(dǎo)致標(biāo)準(zhǔn)四字符代碼前出現(xiàn)一個(gè)可選的數(shù)字,例如 0F74B。

MCU 設(shè)備日期代碼

設(shè)備標(biāo)記指示制造周和使用的面罩組。數(shù)據(jù)編碼為四位數(shù)字,其中前兩位數(shù)字表示年份,后兩位數(shù)字表示工作周。日期代碼 “9115” 表示 1991 年的第 15 周。

MCU 設(shè)備部件號(hào)前綴

某些 MCU 樣品和設(shè)備標(biāo)有 SC、PC、ZC 或 XC 前綴。SC、PC 或 ZC 前綴表示特殊/自定義設(shè)備。XC 前綴表示器件已經(jīng)過(guò)測(cè)試,但未在所有正常制造工藝變化范圍內(nèi)得到充分表征或鑒定。在完全表征和鑒定后,器件將標(biāo)有 MC 前綴。

ATD

(VRH-VRL)/2 內(nèi)部參考轉(zhuǎn)換結(jié)果可能是 $7F、$80 或 $81。

如果使用 (VRH-VRL)/2 內(nèi)部參考(可能用于系統(tǒng)診斷),預(yù)期通過(guò)結(jié)果可能是 $7F、$80 或 $81。

BDM

當(dāng) BDM 模塊使用 XTAL/2 作為其參考時(shí)鐘并且 PLL 為 CPU 總線提供時(shí)鐘時(shí),BDM 邏輯電路在完成內(nèi)存訪問(wèn)后可能無(wú)法釋放對(duì)地址總線的控制。當(dāng)下一個(gè) BDM 串行命令完成時(shí),BDM 放棄對(duì)地址總線的控制,但此時(shí) CPU 已經(jīng)丟失。這通常會(huì)導(dǎo)致 CPU 最終達(dá)到 00 美元的作碼并進(jìn)入活動(dòng) BDM 模式。

如果 BDM 從與 bus相同的 clock source 工作,則可以避免該錯(cuò)誤。reset 后一切正常,因?yàn)?BDM 和 bus 都使用 XTAL/2作為 clock source。如果在接合 PLL 之前將 CLKSW 位更改為 1,則系統(tǒng)也可以工作(盡管主機(jī)必須更改通信速度以匹配總線頻率變化)。

在某些系統(tǒng)中, PLL 是打開(kāi)和關(guān)閉的,總線頻率可以隨機(jī)間隔更改,如果不訪問(wèn) E-clock 頻率,主機(jī)就沒(méi)有實(shí)際方法可以跟蹤這些變化。在這些系統(tǒng)中,沒(méi)有解決方法。

BDM

當(dāng) BDM 模塊使用同步 XTAL/2 (CLKSW=0) 作為其參考時(shí)鐘,并且 PLL 為 CPU 總線 (BCSP=1) 提供時(shí)鐘時(shí),無(wú)法通過(guò) BDM 正確讀回?cái)?shù)據(jù)。當(dāng)總線頻率增加時(shí),讀取錯(cuò)誤數(shù)據(jù)的機(jī)會(huì)會(huì)增加(使用不同的 PLL prescaler)。當(dāng)總線頻率接近 XTAL 頻率的四倍時(shí),所有讀取的數(shù)據(jù)都將不正確。READ_W 將請(qǐng)求的地址作為數(shù)據(jù)返回。如果請(qǐng)求的地址分別為偶數(shù)和奇數(shù),READ_B 將返回地址的上字節(jié)和下字節(jié)。通過(guò) BDM 寫入是正常的。

沒(méi)有客戶解決方法可用于此 clock selection。但是、CLKSW=0、BCSP=0(所有 bdm i/f 軟件都支持)和 CLKSW=1、BCSP=1(支持未知)組合仍然正常。

CGM

當(dāng) DLY=1 時(shí),無(wú)法使用中斷退出 STOP 模式,具體取決于執(zhí)行 STOP 指令時(shí)實(shí)時(shí)中斷 (RTI) 計(jì)數(shù)器的位置。RTI 計(jì)數(shù)器在正常運(yùn)行期間是自由運(yùn)行的,并且僅在 Reset 開(kāi)始時(shí)、Power-on-Reset 期間和進(jìn)入 STOP 后重置。自由運(yùn)行的計(jì)數(shù)器將每 4096 個(gè)周期產(chǎn)生一個(gè)周期脈沖。如果該脈沖與來(lái)自 CPU 的停止信號(hào)被置位的完全相同,則 OSC 將停止,但內(nèi)部停止信號(hào)將保持低電平。在此狀態(tài)下,OSC 將關(guān)閉,直到 RESET。

恩智浦

恩智浦

恩智浦半導(dǎo)體創(chuàng)立于2006年,其前身為荷蘭飛利浦公司于1953年成立的半導(dǎo)體事業(yè)部,總部位于荷蘭埃因霍溫。恩智浦2010年在美國(guó)納斯達(dá)克上市。恩智浦2010年在美國(guó)納斯達(dá)克上市。恩智浦半導(dǎo)體致力于打造全球化解決方案,實(shí)現(xiàn)智慧生活,安全連結(jié)。

恩智浦半導(dǎo)體創(chuàng)立于2006年,其前身為荷蘭飛利浦公司于1953年成立的半導(dǎo)體事業(yè)部,總部位于荷蘭埃因霍溫。恩智浦2010年在美國(guó)納斯達(dá)克上市。恩智浦2010年在美國(guó)納斯達(dá)克上市。恩智浦半導(dǎo)體致力于打造全球化解決方案,實(shí)現(xiàn)智慧生活,安全連結(jié)。收起

查看更多

相關(guān)推薦