• 正文
  • 推薦器件
  • 相關推薦
申請入駐 產(chǎn)業(yè)圖譜

燦芯半導體發(fā)布通用高性能小數(shù)分頻鎖相環(huán)IP及相關解決方案

2024/07/10
1540
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

一站式定制芯片及IP供應商——燦芯半導體(上海)股份有限公司(燦芯股份,688691)宣布成功研發(fā)出一款通用高性能小數(shù)分頻鎖相環(huán)(fractional-N PLL) IP,支持24bits高精度小數(shù)分頻,最高輸出頻率4.5Ghz,另外還支持擴頻時鐘(SSC)功能,可以為客戶提供多功能的小數(shù)分頻 PLL解決方案。

PLL電路一般用于產(chǎn)生輸出頻率,輸出頻率值與PLL的參考輸入頻率呈倍數(shù)關系。小數(shù)分頻PLL通過頻率乘法比例的小數(shù)值,實現(xiàn)更精確的輸出頻率控制,從而提供更高精度和準確度的輸出頻率。

SSC發(fā)生器是在一定頻率范圍內(nèi)調(diào)制時鐘信號頻率的電路,將時鐘信號的能量擴展到更大的頻率范圍上。這種調(diào)制技術可以減少電磁干擾(EMI),提高信號的完整性。隨著集成電路工藝節(jié)點的不斷減小,市場對這類支持SSC功能的小數(shù)分頻PLL IP需求也在不斷增加,這種設計具有減少電磁干擾、提高時鐘穩(wěn)定性和降低功耗的優(yōu)點。

“基于十多年IP設計開發(fā)的成功經(jīng)驗,燦芯半導體成功研發(fā)出通用高性能小數(shù)分頻PLL IP。該PLL IP支持較寬的輸入輸出頻率范圍,具有優(yōu)異的抖動性能,可以應用于任何時鐘應用場景,特別是混合噪聲信號的SoC環(huán)境。這款高性能小數(shù)分頻 PLL IP已經(jīng)成功在28nm工藝上流片,并且成功完成測試芯片驗證,目前這款高性能小數(shù)分頻PLL IP已經(jīng)被多家客戶使用。

推薦器件

更多器件
器件型號 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊 ECAD模型 風險等級 參考價格 更多信息
BM04B-GHS-TBT(LF)(SN)(N) 1 JST Manufacturing CONN HEADER GH TOP 4POS 1.25MM

ECAD模型

下載ECAD模型
$0.41 查看
320562 1 TE Connectivity (320562) SPLICE BUTT PIDG 16-14

ECAD模型

下載ECAD模型
$0.99 查看
TN5015H-6T 1 STMicroelectronics High temperature 50A SCRs

ECAD模型

下載ECAD模型
$1.89 查看

相關推薦