• 正文
  • 推薦器件
  • 相關(guān)推薦
申請入駐 產(chǎn)業(yè)圖譜

Clock時鐘電路PCB設(shè)計(jì)布局布線要求

2023/07/28
1108
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

時鐘電路就是類似像時鐘一樣準(zhǔn)確運(yùn)動的震蕩電路,任何工作都是依照時間順序,那么產(chǎn)生這個時間的電路就是時鐘電路,時鐘電路一般是由晶體振蕩器、晶振控制芯片以及匹配電容組成,如圖1所示。

圖1 時鐘電路

針對時鐘電路PCB設(shè)計(jì)有以下注意事項(xiàng):

1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時應(yīng)與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠(yuǎn)離干擾源,盡量遠(yuǎn)離板邊緣;

2、如果出現(xiàn)晶體電路在布局過程中與芯片放置在不同層的情況,應(yīng)盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進(jìn)行包地處理,以避免被干擾;

3、晶體以及時鐘信號走線需要全程包地處理,包地線每隔200-300mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;

4、晶體的當(dāng)前層可圍繞其進(jìn)行GND走線形成地環(huán),在地環(huán)放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲,如圖3所示。

圖2 晶體布局布線

圖3 晶振布局布線

4、時鐘走線Xin與Xout以及晶體下方投影區(qū)域禁止任何走線,避免噪聲耦合進(jìn)入時鐘電路;

6、晶體下面相鄰層必須保證完整的參考平面,避免出現(xiàn)跨分割現(xiàn)象,有助于隔離噪聲,保持晶體輸出,如下圖4所示。

圖4 第二層為完整的參考平面

 

推薦器件

更多器件
器件型號 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊 ECAD模型 風(fēng)險(xiǎn)等級 參考價格 更多信息
53398-0271 1 Molex Board Connector, 2 Contact(s), 1 Row(s), Male, Straight, 0.049 inch Pitch, Surface Mount Terminal, Locking, Natural Insulator, Receptacle, LEAD FREE

ECAD模型

下載ECAD模型
$0.37 查看
104257-1 1 TE Connectivity (104257-1) 02 MTE RCPT HSG SR LATCH .100

ECAD模型

下載ECAD模型
$0.42 查看
MDF7-22S-2.54DSA(56) 1 Hirose Electric Co Ltd Board Connector, 22 Contact(s), 1 Row(s), Female, Straight, 0.1 inch Pitch, Solder Terminal, Locking, Black Insulator, Receptacle, ROHS COMPLIANT
$4.69 查看

相關(guān)推薦

登錄即可解鎖
  • 海量技術(shù)文章
  • 設(shè)計(jì)資源下載
  • 產(chǎn)業(yè)鏈客戶資源
  • 寫文章/發(fā)需求
立即登錄

凡億教育,電子工程師夢工廠,自成立以來,凡億教育一直秉承“凡事用心,億起進(jìn)步”的態(tài)度,致力于打造電子設(shè)計(jì)實(shí)戰(zhàn)培訓(xùn)教育品牌,推進(jìn)電子設(shè)計(jì)專業(yè)應(yīng)用型人才培養(yǎng)。