半橋是由兩個功率器件(如MOSFET)以圖騰柱的形式連接,以中間點作為輸出,提供方波信號。這種結(jié)構(gòu)在 PWM 電機控制、DC-AC逆變、電子鎮(zhèn)流器等場合有著廣泛的應用。而從應用領(lǐng)域的角度來說,其應用也十分廣泛,分布于AC-DC商用電源-服務器和工作站、消費類電子、工業(yè)電機、醫(yī)療電子、家用設備等。
圖1:以MOSFET構(gòu)成的兩種半橋結(jié)構(gòu)
圖1顯示了兩種以MOSFET構(gòu)成的半橋結(jié)構(gòu)。左邊結(jié)構(gòu)上端是P溝道MOSFET,和下端N溝道MOSFET相連,公共端漏極作為輸出;右邊結(jié)構(gòu)上端是N溝道MOSFET,和下端N溝道MOSFET相連。當然,如今很多場合,特別是大功率領(lǐng)域,NMOS由于其更低的導通電阻RDS(ON),幾乎完全替換掉了上端的PMOS。
工作原理簡介
高邊MOS和低邊MOS由驅(qū)動器驅(qū)動,當驅(qū)動器的輸出HO為高時,高邊MOS導通,OUT電壓幾乎等于HV。其電流路徑為,從HV流經(jīng)高邊MOS,最后流向外部負載,如圖2中紅色箭頭;
當驅(qū)動器的輸出LO為高時,低邊MOS導通,OUT電壓幾乎等于零。其電流路徑為,從負載流向低邊MOS,如圖2中藍色箭頭。
圖2:半橋結(jié)構(gòu)中不同功率管導通時的電流路徑
因此,考慮到MOS的關(guān)斷時間和高低邊驅(qū)動器內(nèi)部反向器的延時以及失配等問題,實際的驅(qū)動器都會設置死區(qū)時間。所謂的死區(qū)時間,就是上下管不允許同時導通的時間,分別位于上管關(guān)斷到下管導通,下管關(guān)斷到上管導通。當高邊MOS關(guān)斷后,死區(qū)功能被觸發(fā),只有經(jīng)過死區(qū)時間DT之后,低邊MOS才允許導通。同樣,低邊MOS關(guān)斷后,同樣要經(jīng)過死區(qū)時間DT之后,高邊MOS才允許導通。
系統(tǒng)效率和EMI的考慮
01、導通損耗
圖3:開關(guān)管導通過程的簡單模型
如圖3,源漏電流Id的上升和源漏電壓Vds的下降均有一個過程,這部分就是交越損耗。意味著,Vgs上升越慢,VDS下降就約滿,交越損耗就越大。因此,簡單來說,Vgs電壓上升速率越快,交越損耗就越低。另外,交越損耗還直接受頻率的影響,頻率越高,損耗越大。
實際上,還有一部分損耗,即驅(qū)動損耗,一般而言驅(qū)動損耗相對約導通損耗和交越損耗而言可以忽略不計,這里也不作介紹。當MOS管選定之后,其導通電阻也已經(jīng)固定,導通損耗這一部分已經(jīng)無法改變,要想提高效率,必須要從交越損耗這部分入手。提高驅(qū)動電壓的斜率,就是最直接的辦法。
EMC/EMI
在電路中的電感及寄生電感中快速的電流變化產(chǎn)生磁場從而產(chǎn)生較高的電壓尖峰:UL=L*di/dt;在電路中的電容及寄生電容中快速的電壓變化產(chǎn)生電場從而產(chǎn)生較高的電流尖峰:ic=C*du/dt。磁場和電場的噪聲與變化的電壓和電流及耦合通道如寄生的電感和電容直接相關(guān)。直觀的理解,減小電壓變化率du/dt和電流變化率di/dt及減小相應的雜散電感和電容值可以減小由于上述磁場和電場產(chǎn)生的噪聲,從而減小EMI干擾。
實際的PCB由于走線等因素,必然會引入寄生電感,這些寄生電感的引入導致原本的RC一階電路直接變?yōu)镽LC二階電路。如果為了盡可能的降低損耗而將激勵的斜率設置很高,則響應很有可能會出現(xiàn)振鈴現(xiàn)象,甚至于出現(xiàn)諧振現(xiàn)象,無論是上述兩種情況中的哪一種,都會帶來頭疼的EMI問題,甚至于系統(tǒng)不工作。因此,必須要在降低損耗和減小EMI二者之間做折衷處理。處理的方式就如圖4,增加驅(qū)動電阻R,以增加阻尼系數(shù)。一般考慮設置阻尼系數(shù)為0.707,剛好處于臨界阻尼狀態(tài)。
榮湃推出基于獨創(chuàng)的iDivider技術(shù)的半橋驅(qū)動芯片——Pai8131,很好的滿足了這些問題。為了防止高低邊MOS共通,一方面,Pai8131半橋驅(qū)動芯片提供520ns的典型死區(qū)時間,屏蔽了上下驅(qū)動電路的反向器失配帶來的影響;另外一方面,Pai8131提供最大100V/ns的共模瞬態(tài)耐受能力。當HS端對COMM端存在100V/ns的共模干擾時,驅(qū)動信號依然不會出錯,保證系統(tǒng)正常工作。
另外,Pai8131提供0.29A/0.6A的source/sink能力,在驅(qū)動高低邊MOS時,能夠更快的讓驅(qū)動電壓達到開啟閾值Vgs(th),讓MOS能夠更快的導通,盡可能的降低交越損耗,提高系統(tǒng)轉(zhuǎn)換效率。
圖5:Pai8131系統(tǒng)框圖
Pai8131還創(chuàng)新性地將容隔技術(shù)應用于高邊驅(qū)動,使用電容隔離來替代常規(guī)的level shift。在實現(xiàn)電平轉(zhuǎn)換的同時,還提供了極高的高低邊驅(qū)動信號之間的耐壓能力,標稱耐壓可達-700~+700V。
其他性能參數(shù)如下: