• 正文
  • 相關推薦
申請入駐 產業(yè)圖譜

合見工軟發(fā)布數字設計AI智能平臺UDA,集成DeepSeek打造國產一站式智能EDA平臺

02/28 08:50
1110
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

中國數字EDA龍頭企業(yè)上海合見工業(yè)軟件集團有限公司(簡稱“合見工軟”)宣布推出創(chuàng)新的數字設計AI智能平臺——UniVista Design Assistant (UDA)。UDA將傳統(tǒng)的RTL-to-GDSII設計流程擴展至NL-to-GDSII(Natural Language to GDSII),成為國內首款自主研發(fā)、專為RTL Verilog設計打造的AI智能平臺,融合DeepSeek R1等先進大模型(LLM)與合見工軟自研的EDA引擎,提供全面的AI輔助功能,包括NL-to-RTL代碼生成、在線QoR(Quality of Result)評估與調優(yōu)及功能驗證調試,構建一站式國產EDA解決方案。

芯片設計面臨QoR優(yōu)化難、設計與驗證周期長等挑戰(zhàn),UDA結合大模型與EDA專業(yè)技術,支持設計師通過自然語言與平臺互動生成RTL代碼,并提供快速的QoR分析與即時反饋,幫助設計師進行RTL級QoR探索,從而實現最佳QoR結果。UDA使設計師能夠將更多精力集中于硬件算法和架構設計等更具創(chuàng)造性的工作,進一步提升設計質量和生產力。

UDA操作界面

合見工軟推出的UDA平臺構建了一個全棧的國產智能EDA解決方案,主要優(yōu)點包括:

  • 全棧國產化方案,實現自主可控

UDA從底層架構到應用層,基于國產技術打造,支持在全國產軟硬件平臺上運行。其核心組件包括自研的集成開發(fā)環(huán)境、專業(yè)的EDA工具引擎(邏輯綜合、仿真和調試工具)以及對國產大模型的全面支持,確保了技術的自主可控與安全性。

  • 高效代碼生成,提高設計質量和效率

UDA結合大模型的推理能力與合見工軟自研的EDA工具,自動生成高質量的Verilog RTL代碼,提升代碼QoR和正確性 10-20%。用戶通過自然語言描述需求,系統(tǒng)即可提供多個代碼方案,并智能生成不同的組合邏輯深度(與時序密切相關)和邏輯門

(與面積密切相關)的權衡方案,從而協(xié)助設計師優(yōu)化設計的QoR。在遇到快速邏輯綜合器報錯時,UDA能夠根據錯誤日志迅速定位問題,并調用大模型進行智能糾錯。同時,UDA支持多輪迭代優(yōu)化時序(組合邏輯深度)和面積(邏輯門數),幫助設計師在設計早期獲得高質量代碼,顯著減少后續(xù)QoR調優(yōu)工作量,進一步提升RTL代碼的性能。

  • 一站式驗證平臺,提升用戶體驗

UDA內置仿真和調試工具,智能生成TestBench,提升測試效率并提供全面的功能驗證服務。用戶可在統(tǒng)一的開發(fā)環(huán)境中,使用合見工軟自研的UniVista Simulator (UVS) RTL仿真引擎和UniVista Debugger (UVD) RTL調試引擎完成一站式驗證。

  • 安全的部署方式與靈活適配能力,滿足企業(yè)需求

UDA支持企業(yè)私有環(huán)境部署,確保數據安全。平臺能夠與企業(yè)自有模型對接,并根據客戶需求提供最合適的模型。UDA還支持企業(yè)代碼庫和知識庫的掛接,提供全面的管理功能,如用戶管理、模型管理和知識庫管理等,并支持功能使用統(tǒng)計和分析。

客戶評價:

中興微電子人工智能首席科學家徐科博士表示:

“大模型技術正在深刻改變芯片設計流程,為企業(yè)帶來全新的質量和效率提升方式。合見工軟推出的UniVista Design Assistant(UDA)智能數字設計平臺,充分結合了AI大模型和合見EDA工具鏈的優(yōu)勢,可通過自然語言生成Verilog RTL代碼,并自動進行語法檢查和快速QoR預估,UDA也支持快速定位編譯錯誤并進行智能糾錯。這些功能對我們來說都非常實用,可以幫助設計人員更快更好地達成設計目標。此外,UDA的一站式驗證功能也給我們帶來了很大的便利。除了支持TestBench的自動生成外,內置的仿真和調試工具提供了全面的功能驗證服務,無需在工具間來回切換,讓我們有更便捷的使用體驗?!?/p>

太初(無錫)電子科技有限公司CEO楊晉喆表示:

“合見工軟的UDA支持自然語言和大模型交互,有效提升開發(fā)團隊的工作效率,其支持快速生成多套Verilog RTL代碼,并自動進行語法檢查和QoR預估,減少了很多代碼優(yōu)化的工作。內置一站式平臺可直接調用UVS和UVD,并支持TestBench自動生成,我們將其部署在企業(yè)內網并掛接私有代碼庫,在保障數據安全的同時,還能繼承特有的設計規(guī)范,實現智能化與定制化的平衡。”

合見工軟首席技術官賀培鑫博士表示:“伴隨著AI技術的迅猛發(fā)展,各行各業(yè)都在經歷深刻變革。在芯片復雜度呈指數級增長、設計周期持續(xù)壓縮的背景下,我們致力于將大模型技術應用于加速芯片設計。為此,合見工軟探索出了一條可行的解決方案:我們的UDA智能設計平臺深度結合了DeepSeek R1大模型與合見工軟自研的EDA工具,不僅大幅提高了RTL代碼生成準確率,更開創(chuàng)性地將QoR探索窗口提前至架構設計階段,為設計團隊提供關鍵的優(yōu)化洞見。與此同時,通過自動生成TestBench并一站式調用合見仿真工具UVS和調試工具UVD,大幅縮短了模塊級功能驗證的周期。這些功能將很大程度解放設計人員的精力,讓他們能夠專注于提升QoR,從而顯著加快整體設計進程并提高最終產品質量?!?/p>

合見工軟此次推出的數字設計AI智能平臺——UniVista Design Assistant (UDA),不僅是國產EDA工具在AI賦能領域的領先創(chuàng)新,也拓展了合見工軟在數字設計領域的產品覆蓋,提供更全面的設計與驗證服務?;诤弦姽ぼ浽跀底諩DA領域的深厚技術積累及強大工具引擎,結合業(yè)界領先的DeepSeek等大模型與特有的強化學習技術,UDA內嵌自研數字仿真器UVS與數字調試器UVD,為中國芯片設計企業(yè)提供AI加持的數字設計技術及一站式全棧平臺。目前,UDA平臺已成功部署于數據通信等領域的國內領先IC企業(yè),全面展示了合見工軟在數字芯片EDA工具高端市場的技術實力及客戶支持能力。

 

相關推薦